order_bg

махсулот

10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 ҳуҷайраҳои 20nm Технология 0.9V 1152-Pin FC-FBGA

тавсифи кӯтоҳ:

Оилаи дастгоҳи 10AX115H2F34E2SG аз FPGA-ҳои миёнамӯҳлати 20 нм ва SoC-ҳои баландсифат ва каммасраф иборат аст.

Иҷрои баландтар аз насли гузаштаи миёна ва олӣ
FPGAs


Тафсилоти маҳсулот

Тегҳои маҳсулот

Мушаххасоти техникии маҳсулот

ИА RoHS

Мутобиқ

ECCN (ИМА)

3А991

Ҳолати қисм

Фаъол

HTS

8542.39.00.01

SVHC

Бале

SVHC аз ҳадди ниҳоӣ мегузарад

Бале

Автомобилӣ

No

PPAP

No

Насаб

Arria® 10 GX

Технологияи равандҳо

20нм

I/O-ҳои корбар

504

Шумораи реестрҳо

1708800

Шиддати таъминоти корӣ (V)

0,9

Унсурҳои мантиқӣ

1150000

Шумораи мултипликаторҳо

3036 (18x19)

Навъи хотираи барнома

SRAM

Хотираи дохилшуда (Кбит)

54260

Шумораи умумии блоки RAM

2713

EMACs

3

Воҳидҳои мантиқии дастгоҳ

1150000

Шумораи дастгоҳҳои DLL/PLL

32

Каналҳои интиқолдиҳанда

96

Суръати интиқолдиҳанда (Gbps)

17.4

DSP бахшидашуда

1518

PCIe

4

Барномасозӣ

Бале

Дастгирии дубора барномарезӣ кардан

Бале

Муҳофизати нусхабардорӣ

Бале

Барномасозӣ дар дохили система

Бале

Дараҷаи суръат

2

Стандартҳои яктарафаи воридот / баромад

LVTTL | LVCMOS

Интерфейси хотираи беруна

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

Шиддати ҳадди ақали таъминоти корӣ (V)

0,87

Максимум шиддати таъминоти корӣ (V)

0,93

Шиддати даромад/х (V)

1,2|1,25|1,35|1,5|1,8|2,5|3

Ҳарорати ҳадди ақали корӣ (°C)

0

Ҳарорати максималии корӣ (°C)

100

Дараҷаи ҳарорати таъминкунанда

дароз карда шудааст

Номи тиҷоратӣ

Арриа

Монтаж

Монтажи рӯизаминӣ

Баландии баста

2,95

Паҳнои баста

35

Дарозии баста

35

PCB иваз карда шуд

1152

Номи бастаи стандартӣ

BGA

Бастаи таъминкунанда

FC-FBGA

Шумораи PIN

1152

Шакли сурб

Туб

Фарқият ва муносибати байни FPGA ва CPLD

1. Таъриф ва хусусиятҳои FPGA

FPGAконсепсияи навро бо номи Logic Cell Array (LCA) ва Блоки конфигуратсияшавандаи мантиқӣ (CLB) ва баромади вуруд (IOB) блок ва пайвастшавӣ қабул мекунад.Модули мантиқии конфигуратсияшаванда воҳиди асосӣ барои амалӣ кардани функсияи корбар мебошад, ки одатан дар массив ҷойгир карда мешавад ва тамоми чипро паҳн мекунад.Модули вуруду баромади IOB интерфейси байни мантиқи чип ва пин бастаи берунаро анҷом медиҳад ва одатан дар атрофи массиви чип ҷойгир карда мешавад.Ноқилҳои дохилӣ аз дарозии мухталифи сегментҳои сим ва баъзе коммутаторҳои васлшавандаи барномашаванда иборатанд, ки блокҳои гуногуни мантиқии барномарезишаванда ё блокҳои I/O-ро барои ташкили схемаи дорои вазифаи мушаххас мепайванданд.

Хусусиятҳои асосии FPGA инҳоянд:

  • Истифодаи FPGA барои тарҳрезии схемаи ASIC, корбарон лозим нест, ки истеҳсолотро лоиҳа кунанд, метавонанд чипи мувофиқро гиранд;
  • FPGA метавонад ҳамчун намунаи озмоишии дигар комилан фармоишӣ ё нимтайёршуда истифода шавадСхемаҳои ASIC;
  • Дар FPGA триггерҳо ва пинҳои I/O фаровон мавҷуданд;
  • FPGA яке аз дастгоҳҳое мебошад, ки давраи тарроҳии кӯтоҳтарин, арзиши камтарини таҳия ва хатари пасттарин дар схемаи ASIC мебошад.
  • FPGA раванди баландсуръати CHMOS, истеъмоли ками нерӯи барқро қабул мекунад ва метавонад бо сатҳҳои CMOS ва TTL мувофиқ бошад.

2, Таъриф ва хусусиятҳои CPLD

CPLDасосан аз ячейкаи барномарезишавандаи Logic Macro Cell (LMC) дар атрофи маркази воҳиди матритсаи байниҳамдигарии барномарезишаванда иборат аст, ки дар он сохтори мантиқии LMC мураккабтар аст ва дорои сохтори мураккаби пайвастшавии воҳиди I/O мебошад, ки метавонад аз ҷониби корбар мувофиқи мувофиқ тавлид карда шавад. эҳтиёҷоти сохтори схемаи мушаххас, барои иҷрои вазифаҳои муайян.Азбаски блокҳои мантиқӣ бо симҳои металлии дарозии собит дар CPLD ба ҳам пайвастанд, схемаи мантиқии тарҳрезишуда пешгӯии вақт дорад ва аз нуқсони пешгӯии нопурраи вақти сохтори сегменти байнипайваст канорагирӣ мекунад.То солҳои 1990-ум, CPLD на танҳо бо хусусиятҳои тозакунии барқ, балки бо хусусиятҳои пешрафта, аз қабили сканкунии канорӣ ва барномасозии онлайн, босуръаттар инкишоф ёфт.

Хусусиятҳои барномасозии CPLD инҳоянд:

  • Захираҳои мантиқӣ ва хотира фаровонанд (Cypress De1ta 39K200 зиёда аз 480 Кб RAM дорад);
  • Модели тағйирпазири вақт бо захираҳои масири зиёдатӣ;
  • Барои тағир додани баромади пин чандир;
  • Дар система насб кардан ва аз нав барномарезӣ кардан мумкин аст;
  • Шумораи зиёди воҳидҳои воридотӣ / баромад;

3. Фарқиятҳо ва робитаҳо байни FPGA ва CPLD

CPLD ихтисораи дастгоҳи мураккаби мантиқии барномарезишаванда аст, FPGA ихтисораи массиви дарвозаҳои саҳроии барномарезишаванда мебошад, вазифаи ҳарду аслан яксон аст, аммо принсипи татбиқ каме фарқ мекунад, аз ин рӯ мо баъзан метавонем фарқияти байни ин дуро дар маҷмӯъ нодида гирем. ҳамчун дастгоҳи мантиқии барномарезишаванда ё CPLD/FPGA номида мешавад.Якчанд ширкатҳое ҳастанд, ки CPLD/FPG-ро истеҳсол мекунанд, се калонтарин ALTERA, XILINX ва LAT-TICE мебошанд.Функсияи мантиқи комбинатории таҷзияи CPLD хеле қавӣ аст, як воҳиди макро метавонад даҳҳо ё ҳатто бештар аз 20-30 вуруди мантиқи комбинаториро вайрон кунад.Аммо, LUT-и FPGA танҳо мантиқи комбинатсияи 4 вурудро идора карда метавонад, аз ин рӯ CPLD барои тарҳрезии мантиқи мураккаби комбинатсионалӣ, ба монанди рамзкушоӣ мувофиқ аст.Аммо, раванди истеҳсоли FPGA муайян мекунад, ки шумораи LUT-ҳо ва триггерҳои дар чипи FPGA мавҷудбуда хеле зиёданд, аксар вақт ҳазорҳо ҳазорҳо, CPLD метавонад умуман танҳо ба 512 воҳиди мантиқӣ ноил шавад ва агар нархи чип ба шумораи мантиқӣ тақсим карда шавад. воҳидҳо, арзиши миёнаи воҳиди мантиқии FPGA нисбат ба CPLD хеле пасттар аст.Пас, агар дар тарҳрезӣ шумораи зиёди триггерҳо истифода шаванд, ба монанди тарҳрезии мантиқи мураккаби вақт, пас истифодаи FPGA интихоби хуб аст.

Гарчанде ки ҳам FPGA ва ҳам CPLD дастгоҳҳои барномарезишавандаи ASIC мебошанд ва дорои хусусиятҳои зиёди умумӣ мебошанд, аз сабаби фарқият дар сохтори CPLD ва FPGA, онҳо хусусиятҳои худро доранд:

  • CPLD барои анҷом додани алгоритмҳои гуногун ва мантиқи комбинаторӣ мувофиқтар аст ва FPGA барои анҷом додани мантиқи пайдарпай мувофиқтар аст.Ба ибораи дигар, FPGA барои сохтори бойи флип-флоп мувофиқтар аст, дар ҳоле ки CPLD барои сохтори бои флип-флоп маҳдуд ва истилоҳи маҳсулот мувофиқтар аст.
  • Сохтори масирсозии доимии CPLD муайян мекунад, ки таъхири вақти он яксон ва пешгӯишаванда аст, дар ҳоле ки сохтори масири сегментшудаи FPGA муайян мекунад, ки таъхири он пешгӯинашаванда аст.
  • FPGA нисбат ба CPLD дар барномасозӣ чандирии бештар дорад.
  • CPLD бо роҳи тағир додани функсияи мантиқии микросхемаҳои дохилии собит барномарезӣ мешавад, дар ҳоле ки FPGA бо роҳи тағир додани сими пайвасти дохилӣ барномарезӣ мешавад.
  • Fpgas метавонад дар зери дарвозаҳои мантиқӣ барномарезӣ карда шавад, дар ҳоле ки CPLDS дар зери блокҳои мантиқӣ барномарезӣ карда мешавад.
  • FPGA нисбат ба CPLD ҳамгирошудатар аст ва дорои сохтори мураккабтари ноқилҳо ва татбиқи мантиқ аст.

Умуман, истеъмоли қувваи барқи CPLD нисбат ба FPGA калонтар аст ва дараҷаи ҳамгироӣ ҳар қадар баландтар бошад, ҳамон қадар аёнтар аст.


  • гузашта:
  • Баъдӣ:

  • Паёми худро дар ин ҷо нависед ва ба мо бифиристед