5M240ZT100C5N Схемаҳои интегралӣ Схемаи нави интегралӣ IC чип 5M240ZT100C5N
Хусусиятҳои маҳсулот
TYPE | ТАВСИФИ |
Категория | Схемаи интегралӣ (ICs)Дохилшуда |
Mfr | Intel |
Силсила | MAX® V |
Баста | Табақ |
Ҳолати маҳсулот | Фаъол |
Навъи барномарезишаванда | Дар система барномарезишаванда |
Вақти таъхир tpd(1) Макс | 7,5 нс |
Таъмини шиддат - дохилӣ | 1,71В ~ 1,89В |
Шумораи унсурҳои мантиқӣ/блокҳо | 240 |
Шумораи макроселҳо | 192 |
Шумораи I/O | 79 |
Ҳарорати корӣ | 0°C ~ 85°C (TJ) |
Навъи васлкунӣ | Монтажи рӯизаминӣ |
Баста / парванда | 100-TQFP |
Бастаи дастгоҳи таъминкунанда | 100-TQFP (14×14) |
Рақами маҳсулоти асосӣ | 5M240Z |
Ҳуҷҷатҳо ва ВАО
НАМУДИ ЗАХИРАХО | LINK |
Модулҳои омӯзиши маҳсулот | Тавсифи Max V |
Маҳсулоти пешниҳодшуда | MAX® V CPLDs |
Тарҳрезӣ / Мушаххасоти PCN | Quartus SW/Web Chgs 23/сен/2021Барномаи Mult Dev Chgs 3/июнь/2021 |
Бастаи PCN | Mult Dev Label Chgs 24/Фев/2020Mult Dev Label CHG 24/Ян/2020 |
Варақаи маълумоти HTML | Дастури MAX VВарақаи маълумотии MAX V |
Таснифоти экологӣ ва содирот
АТРИБУТ | ТАВСИФИ |
Ҳолати RoHS | Мутобиқати RoHS |
Сатҳи ҳассосият ба намӣ (MSL) | 3 (168 соат) |
Ҳолати REACH | REACH Бетаъсир |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Силсилаи MAX™ CPLD
Силсилаи Altera MAX™ дастгоҳи мураккаби барномарезишавандаи мантиқӣ (CPLD) ба шумо қувваи камтарини CPLD-ро таъмин мекунад.Оилаи MAX V CPLD, оилаи навтарин дар силсилаи CPLD, арзиши беҳтарини бозорро пешкаш мекунад.Дастгоҳҳои MAX V бо як меъмории беназир, бетағйир ва яке аз бузургтарин CPLD-ҳои зичии саноат, дар муқоиса бо CPLD-ҳои рақобатпазир хусусиятҳои навро бо нерӯи камтари умумӣ таъмин мекунанд.Оилаи MAX II CPLD, ки ба ҳамон меъмории бунёдкор асос ёфтааст, қувваи кам ва арзиши пастро барои як PIN I/O медиҳад.MAX II CPLD дастгоҳҳои фаврӣ ва идоранашаванда мебошанд, ки ҳадафҳои умумӣ, мантиқи зичии паст ва барномаҳои сайёр, ба монанди тарҳрезии телефони мобилӣ мебошанд.Нерӯи сифр MAX IIZ CPLD-ҳо ҳамон бартариҳои ноустувор ва фаврӣ дар оилаи MAX II CPLD-ро пешниҳод мекунанд ва барои доираи васеи вазифаҳо татбиқ мешаванд.Оилаи MAX 3000A CPLD дар асоси як раванди пешрафтаи CMOS 0,30 мкм истеҳсол шудааст, ки дар асоси EEPROM MAX 3000A CPLD қобилияти фаврӣ фароҳам меорад ва зичии аз 32 то 512 макроселҳоро пешниҳод мекунад.
MAX® V CPLDs
Altera MAX® V CPLD-ҳо арзиши беҳтарини соҳаро бо CPLD-ҳои камхарҷ ва қувваи кам таъмин мекунанд ва дар муқоиса бо CPLD-ҳои рақобатпазир хусусиятҳои навро бо то 50% камтар қувваи умумӣ пешниҳод мекунанд.Altera MAX V инчунин як меъмории нодир, ноустувор ва яке аз бузургтарин CPLD-ҳои зичии саноатро дар бар мегирад.Илова бар ин, MAX V бисёр вазифаҳоеро, ки қаблан берунӣ буданд, ба мисли флеш, хотираи оперативӣ, осцилляторҳо ва ҳалқаҳои ба фаза басташуда муттаҳид мекунад ва дар бисёр ҳолатҳо, он I/O ва мантиқро барои як изи изофа бо ҳамон нарх бо CPLD-ҳои рақобатпазир таъмин мекунад. .MAX V технологияи бастабандии сабзро истифода мебарад, ки бастаҳо то 20 мм2 хурд аст.MAX V CPLDs аз ҷониби Quartus II® Software v.10.1 дастгирӣ карда мешавад, ки имкон медиҳад маҳсулнокӣ беҳтар карда шавад, ки дар натиҷа симулятсияи тезтар, тезтар ба кор даровардани тахта ва тезтар баста шудани вақт оварда мерасонад.
CPLD (дастгоҳи мантиқии комплексии барномарезишаванда) чист?
Технологияҳои иттилоотӣ, интернет ва микросхемаҳои электронӣ ҳамчун асоси асри муосири рақамӣ хизмат мекунанд.Қариб ҳамаи технологияҳои муосир мавҷудияти худро аз электроника, аз интернет ва алоқаи мобилӣ то компютерҳо ва серверҳо доранд.Электроника як соҳаи васеъест, ки бобисьёр филиалхо.Ин мақола ба шумо дар бораи як дастгоҳи муҳими электронии рақамӣ, ки бо номи CPLD (Дастгоҳи мураккаби барномашавандаи мантиқӣ) маълум аст, таълим медиҳад.
Эволютсияи электроникаи рақамӣ
Электроникаяк соҳаи мураккабест, ки дорои ҳазорон дастгоҳҳо ва ҷузъҳои электронӣ мавҷуд аст.Аммо, ба таври васеъ, дастгоҳҳои электронӣ ба ду категорияи асосӣ тақсим мешаванд:аналогӣ ва рақамӣ.
Дар рӯзҳои аввали технологияи электроника схемаҳо ба монанди садо, рӯшноӣ, шиддат ва ҷараён монанд буданд.Аммо, муҳандисони электроника ба зудӣ фаҳмиданд, ки схемаҳои аналогӣ барои тарҳрезӣ хеле мураккаб ва қимат мебошанд.Талабот ба иҷрои зуд ва вақтҳои зуд ивазкунӣ боиси рушди электроникаи рақамӣ гардид.Имрӯз қариб ҳар як дастгоҳи ҳисоббарории мавҷуда IC ва протсессори рақамиро дар бар мегирад.Дар ҷаҳони электроника, системаҳои рақамӣ ҳоло электроникаи аналогиро бо сабаби арзонтар, садои паст ва беҳтар иваз карданд.беайбии сигнал, иҷрои олӣ ва мураккабии камтар.
Баръакси шумораи беохири сатҳҳои додаҳо дар сигнали аналогӣ, сигнали рақамӣ танҳо аз ду сатҳи мантиқӣ иборат аст (1s ва 0s)
Намудҳои дастгоҳҳои электронии рақамӣ
Дастгоҳҳои электронии рақамии аввал хеле содда буданд ва танҳо аз чанд дарвозаи мантиқӣ иборат буданд.Бо вуҷуди ин, бо мурури замон, мураккабии схемаҳои рақамӣ афзоиш ёфт, бинобар ин барномасозӣ хусусияти муҳими дастгоҳҳои муосири идоракунии рақамӣ гардид.Ду синфи гуногуни дастгоҳҳои рақамӣ барои таъмини барномасозӣ пайдо шуданд.Синфи якум аз тарҳрезии сахтафзори собит бо нармафзори аз нав барномарезишаванда иборат буд.Мисолҳои чунин дастгоҳҳо микроконтроллерҳо ва микропросессорҳо мебошанд.Синфи дуюми дастгоҳҳои рақамӣ дорои сахтафзорҳои аз нав танзимшаванда барои ноил шудан ба тарҳрезии схемаи мантиқии чандир буд.Намунаҳои чунин дастгоҳҳо FPGA, SPLD ва CPLD мебошанд.
Чипи микроконтроллер дорои як схемаи собит мантиқии рақамӣ мебошад, ки тағир дода намешавад.Бо вуҷуди ин, барномасозӣ тавассути тағир додани нармафзор / нармафзор, ки дар чипи микроконтроллер кор мекунад, ба даст оварда мешавад.Баръакс, PLD (дастгоҳи мантиқии барномарезишаванда) аз якчанд ҳуҷайраҳои мантиқӣ иборат аст, ки пайвастҳои байниҳамдигарии онҳоро бо истифода аз HDL (забони тавсифи сахтафзор) танзим кардан мумкин аст.Аз ин рӯ, бисёр схемаҳои мантиқиро бо истифода аз PLD амалӣ кардан мумкин аст.Аз ин рӯ, кор ва суръати PLDҳо одатан аз микроконтроллерҳо ва микропросессорҳо бартарӣ доранд.PLDs инчунин ба тарроҳони ноҳиявӣ дараҷаи бештари озодӣ ва чандирӣ медиҳанд.
Схемаҳои интегралӣ, ки барои идоракунии рақамӣ ва коркарди сигнал пешбинӣ шудаанд, маъмулан аз протсессор, схемаи мантиқӣ ва хотира иборатанд.Ҳар яке аз ин модулҳоро бо истифода аз технологияҳои гуногун амалӣ кардан мумкин аст.
Муқаддима ба CPLD
Тавре ки қаблан баррасӣ шуд, якчанд намудҳои гуногуни PLD (дастгоҳҳои мантиқии барномарезишаванда) мавҷуданд, ба монанди FPGA, CPLD ва SPLD.Фарқи асосии байни ин дастгоҳҳо дар мураккабии схема ва шумораи ҳуҷайраҳои мантиқии дастрас аст.SPLD маъмулан аз чанд сад дарвоза иборат аст, дар ҳоле ки CPLD аз чанд ҳазор дарвозаи мантиқӣ иборат аст.
Аз ҷиҳати мураккабӣ, CPLD (дастгоҳи мантиқии мураккаби барномарезишаванда) дар байни SPLD (дастгоҳи мантиқии барномарезишаванда) ва FPGA ҷойгир аст ва аз ин рӯ, хусусиятҳои ҳарду ин дастгоҳро мерос мегирад.CPLDҳо нисбат ба SPLDҳо мураккабтаранд, аммо нисбат ба FPGAҳо камтар мураккабанд.
Ба SPLD-ҳои бештар истифодашаванда PAL (мантиқи массиви барномарезишаванда), PLA (массиви мантиқии барномарезишаванда) ва GAL (мантиқи массиви умумӣ) дохил мешаванд.PLA аз як ҳавопаймо ва як OR иборат аст.Барномаи тавсифи таҷҳизот пайвасти байни ин ҳавопаймоҳоро муайян мекунад.
PAL ба PLA хеле монанд аст, аммо ба ҷои ду (ва ҳавопаймо) танҳо як ҳавопаймои барномарезишаванда мавҷуд аст.Бо ислоҳ кардани як ҳавопаймо, мураккабии сахтафзор коҳиш меёбад.Аммо, ин фоида аз ҳисоби тағйирпазирӣ ба даст меояд.
Архитектураи CPLD
CPLD-ро метавон ҳамчун эволютсияи PAL баррасӣ кард ва аз сохторҳои сершумори PAL иборат аст, ки бо номи макроселҳо маъруфанд.Дар бастаи CPLD, ҳама пинҳои вурудӣ барои ҳар як макроэлемент дастрасанд, дар ҳоле ки ҳар як макроэлемент як пинҳои махсуси баромад дорад.
Аз диаграммаи блок, мо мебинем, ки CPLD аз макроселекторҳои сершумор ё блокҳои функсионалӣ иборат аст.Макроҳуҷайраҳо тавассути пайвасти барномарезишаванда пайваст карда мешаванд, ки онро GIM (матрисаи глобалии байниҳамдигарӣ) низ меноманд.Бо аз нав танзимкунии GIM, схемаҳои гуногуни мантиқиро амалӣ кардан мумкин аст.CPLD-ҳо бо ҷаҳони беруна бо истифодаи I/O-ҳои рақамӣ ҳамкорӣ мекунанд.
Тафовут байни CPLD ва FPGA
Дар солҳои охир, FPGAҳо дар тарҳрезии системаҳои рақамии барномарезишаванда хеле маъмул гаштанд.Байни CPLD ва FPGA монандиҳо ва фарқиятҳои зиёд мавҷуданд.Дар мавриди шабоҳатҳо, ҳарду дастгоҳҳои мантиқии барномарезишаванда мебошанд, ки аз массивҳои дарвозаи мантиқӣ иборатанд.Ҳарду дастгоҳ бо истифода аз HDL ба монанди Verilog HDL ё VHDL барномарезӣ шудаанд.
Фарқи аввалини байни CPLD ва FPGA дар шумораи дарвозаҳост.CPLD дорои якчанд ҳазор дарвозаҳои мантиқӣ мебошад, дар ҳоле ки шумораи дарвозаҳо дар FPGA метавонад ба миллионҳо нафар расад.Аз ин рӯ, схемаҳо ва системаҳои мураккабро бо истифода аз FPGA амалӣ кардан мумкин аст.Камбудии ин мураккабӣ арзиши баландтар аст.Аз ин рӯ, CPLDs барои барномаҳои камтар мураккаб мувофиқтаранд.
Фарқи дигари калидии ин ду дастгоҳ дар он аст, ки CPLDҳо дорои як EEPROM-и дарунсохт (хотираи дастрасии тасодуфии барномарезишаванда) мебошанд, дар ҳоле ки FPGAҳо хотираи идоранашаванда доранд.Аз ин сабаб, CPLD метавонад мундариҷаи худро ҳатто ҳангоми хомӯш шудан нигоҳ дорад, дар ҳоле ки FPGA мундариҷаи худро нигоҳ дошта наметавонад.Гузашта аз ин, аз сабаби хотираи дарунсохт идоранашаванда, CPLD метавонад фавран пас аз фаъол шудан ба кор оғоз кунад.Аксарияти FPGA-ҳо, аз тарафи дигар, барои оғозёбӣ ҷараёни бит аз хотираи ғайридавлатии беруна талаб мекунанд.
Дар робита ба иҷроиш, FPGAҳо аз сабаби меъмории хеле мураккаб ва дар якҷоягӣ бо барномасозии фармоишии корбар таъхири пешгӯинашавандаи коркарди сигнал доранд.Дар CPLDs, таъхири pin-to-pin аз сабаби меъмории соддатар хеле хурдтар аст.Таъхири коркарди сигнал як баррасии муҳим дар тарҳрезии барномаҳои аз ҷиҳати бехатарӣ муҳим ва дарунсохташуда дар вақти воқеӣ мебошад.
Аз сабаби басомадҳои баландтари корӣ ва амалиёти мураккабтари мантиқӣ, баъзе FPGAҳо метавонанд нисбат ба CPLD қувваи бештар истеъмол кунанд.Ҳамин тариқ, идоракунии гармӣ дар системаҳои ба FPGA асосёфта як баррасии муҳим аст.Аз ин сабаб, системаҳои ба FPGA асосёфта аксар вақт гармкунакҳо ва мухлисони хунуккуниро истифода мебаранд ва ба таъминоти барқ ва шабакаҳои тақсимоти калонтар, мураккабтар ниёз доранд.
Аз нуқтаи назари амнияти иттилоотӣ, CPLDҳо бехатартаранд, зеро хотира дар худи чип сохта шудааст.Баръакс, аксари FPGAҳо хотираи ғайридавлатии беруниро талаб мекунанд, ки метавонад ба амнияти додаҳо таҳдид кунад.Гарчанде ки алгоритмҳои рамзгузории додаҳо дар FPGA мавҷуданд, CPLDҳо дар муқоиса бо FPGAҳо табиатан бехатартаранд.
Барномаҳои CPLD
CPLDҳо татбиқи худро дар бисёр схемаҳои назорати рақамӣ ва коркарди сигналҳои мураккабии паст то миёна пайдо мекунанд.Баъзе аз барномаҳои муҳим инҳоянд:
- CPLD-ро метавон ҳамчун боркунак барои FPGA ва дигар системаҳои барномарезишаванда истифода бурд.
- CPLDҳо аксар вақт ҳамчун декодерҳои суроғаҳо ва мошинҳои ҳолати фармоишӣ дар системаҳои рақамӣ истифода мешаванд.
- Аз сабаби андозаи хурд ва истеъмоли ками қувваи барқ, CPLDs барои истифода дар сайёр вадастӣдастгоҳҳои рақамӣ.
- CPLDҳо инчунин дар барномаҳои назорати бехатарӣ истифода мешаванд.